본문 바로가기

Category12

Pseudo-differential Sense Amplifier 기존 Sense Amplifier와 다른 구조로 새로운 메커니즘을 가진 Pseudo-differential Sense Amplifier에 대해서 정리를 해보려고 한다. Conventional Amplifier (Single-ended) Amplifier는 회로 상에서 정말 자주 보게 되는 요소들 중 하나다. 특히 여러 개의 Bitline을 가지고 0 혹은 1의 상태를 판별해야 하는 메모리나 프로세서에서는 없어서는 안 되는 것들에 속한다. 예전부터 Fig. 1과 같은 증폭기를 많은 회로에서 사용했지만, 점점 빠른 속도의 동작이 요구되면서 위와 같은 증폭기에서 점점 많은 개선이 이루어졌다. Fig. 2를 보면 알 수 있듯이 $t_{out1}$을 conventional amp. 가 output을 출력하는 데에.. 2020. 9. 1.
Mix, Jardin des Tuileries 07/11/18 dvniep · Jardin des Tuileries Tracklists Extracted sound from 「Her」 : "Theodore revealing scene" BADBADNOTGOOD feat. Charlotte Day Wilson - In Your Eyes Devin Tracy - Favorite Lover Sunni Colón - Baby, I Don't Mind The Internet - It Gets Better (With Time) Jerry Paper - Grey Area Chris McClenney - Us Asoto Union - Think About Chu FreeTEMPO feat. Takuji Aoyagi - Tomorrow Lauryn Hill - Ca.. 2020. 9. 1.
Transistor Level의 회로 설계 : (2) Combinational Logic Circuit w/ Boolean Expression 저번 게시물에서는 디지털 회로를 설계하는 데에 있어서 가장 중요하고 기본이 되는 Pull-up & Pull-down operation에 대해서 다뤘다. 그 과정을 설명하면서 가장 기초적인 디지털 회로 중에 하나인 Inverter를 예시로 들었는데, 이번 게시물에서는 좀 더 복잡한(?) 회로에 대해서 다뤄보도록 하겠다. CMOS (Complementary MOS) for Logic Gates 우리는 처음 Boolean Algebra를 하드웨어적으로 구상할 때 Logic Gate를 많이 이용했다. 예를 들어, 가장 흔한 논리곱과 논리합 같은 경우에는 AND, OR 등의 Gate를 사용하여 다이어그램으로 표현해왔다. 그런데, 그러한 논리 게이트들은 실질적으로 회로의 메커니즘을 한눈에 알아보기 쉽게 하기 위해 .. 2020. 8. 25.
Transistor Level의 회로 설계 : (1) Floating, Pull-up & Pull-down 디지털 집적회로 설계를 학부 시절에 배우면서 초반에는 가장 기초적인 부분인데도 불구하고 가장 어려웠던 것이 바로 transistor level에서 회로를 설계하는 것이었다. 어떤 Combinational Logic의 Boolean Expression을 보고 transistor level의 회로를 생각해낼 수 있어야 가장 중요한 delay를 파악할 수 있고 또 layout을 위한 spacing도 고려할 수 있다. 한 마디로, 회로를 생각해낼 수 없다면 집적회로는 당연히 생각해낼 수 없는 것이다. 그렇게 transistor level의 설계에 관해 궁금했던 기억이 있는데, 당시 직접 찾아보면서 익혔던 정보들을 이곳에 좀 더 이해하기 쉽고 간단하게 업로드하고자 한다. Pull-up Network와 Pull-d.. 2020. 7. 12.